登入帳戶  | 訂單查詢  | 購物車/收銀台( 0 ) | 在線留言板  | 付款方式  | 聯絡我們  | 運費計算  | 幫助中心 |  加入書簽
會員登入 新註冊 | 新用戶登記
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2023年度TOP分類閱讀雜誌 香港/國際用戶
最新/最熱/最齊全的簡體書網 品種:超過100萬種書,正品正价,放心網購,悭钱省心 送貨:速遞 / EMS,時效:出貨後2-3日

2024年03月出版新書

2024年02月出版新書

2024年01月出版新書

2023年12月出版新書

2023年11月出版新書

2023年10月出版新書

2023年09月出版新書

2023年08月出版新書

2023年07月出版新書

2023年06月出版新書

2023年05月出版新書

2023年04月出版新書

2023年03月出版新書

2023年02月出版新書

『簡體書』Verilog HDL数字系统设计原理与实践

書城自編碼: 3198849
分類: 簡體書→大陸圖書→教材研究生/本科/专科教材
作者: 王建民
國際書號(ISBN): 9787111595823
出版社: 机械工业出版社
出版日期: 2018-05-01
版次: 1
頁數/字數: 350/546000
書度/開本: 16开 釘裝: 平装

售價:NT$ 389

我要買

share:

** 我創建的書架 **
未登入.



新書推薦:
C++高性能编程
《 C++高性能编程 》

售價:NT$ 829.0
时刻人文·南国多秀士——唐宋之际的东南士人与中国文化重心南移
《 时刻人文·南国多秀士——唐宋之际的东南士人与中国文化重心南移 》

售價:NT$ 549.0
色铅笔基础技法综合教程 从入门到精通
《 色铅笔基础技法综合教程 从入门到精通 》

售價:NT$ 223.0
在传统与变革之间:英国文化模式溯源(思库文丛·学术馆)
《 在传统与变革之间:英国文化模式溯源(思库文丛·学术馆) 》

售價:NT$ 493.0
裙子的文化史:从中世纪至今
《 裙子的文化史:从中世纪至今 》

售價:NT$ 605.0
万物互联算法、方法、技术和观点
《 万物互联算法、方法、技术和观点 》

售價:NT$ 347.0
矿政:清代国家治理的逻辑与困境
《 矿政:清代国家治理的逻辑与困境 》

售價:NT$ 661.0
索恩丛书·贝多芬:终生的革命者
《 索恩丛书·贝多芬:终生的革命者 》

售價:NT$ 941.0

建議一齊購買:

+

NT$ 490
《 Verilog HDL数字系统设计(基金) 》
+

NT$ 252
《 信息架构设计 》
+

NT$ 293
《 机械工程材料 》
+

NT$ 249
《 MATLAB与测绘数据处理 》
+

NT$ 225
《 电子技术基础(国家职业资格培训教材 技能型人才培训用书) 》
+

NT$ 418
《 Verilog HDL数字系统设计 》
編輯推薦:
本书坚持“用语言、讲设计、重实践”的建设思路,打破传统教材以介绍硬件描述语言语法或者软件使用为重点的传统,以数字电路结构为主线安排教学内容,通过大量完整、规范的设计实例介绍基于Verilog HDL的寄存器传输级(Register Transfer Level,RTL)数字电路设计的基本概念和实现方法。
內容簡介:
《Verilog HDL数字系统设计原理与实践》从应用角度出发,详细介绍了利用硬件描述语言进行数字电路设计的基本原理、基本概念和设计方法,包括VerilogHDL语法基础、组合逻辑电路、规则时序逻辑电路、有限状态机及数据通道设计,静态时序分析及跨时钟域数据传输的基本概念、设计方法及应用。全书通过大量、完整、规范的设计实例演示各类数字电路的设计过程和描述方法。每章配有习题,以指导读者深入地进行学习。本书既可以作为电子科学与技术、集成电路设计相关专业本科、研究生数字集成电路前端设计教材,也可作为电子信息、电气工程和自动化相关专业FPGA应用设计课程教材使用。
目錄
目录
前言
第1章数字系统设计概述
1.1引言
1.2模拟电路和数字电路
1.2.1模拟信号和数字信号
1.2.2模数转换
1.2.3模拟电路和数字电路
1.3数字电路设计
1.3.1数字电路与系统
1.3.2数字电路设计流程
1.4硬件描述语言
1.5习题和思考题
第2章数字电路基础
2.1变量和函数
2.2基本逻辑关系
2.2.1逻辑与
2.2.2逻辑或
2.2.3逻辑反
2.3逻辑门和数字电路
2.3.1晶体管
2.3.2逻辑门
2.3.3逻辑电路的表示
2.4布尔代数和卡诺图
2.4.1布尔代数
2.4.2最小项的定义及其性质
2.4.3卡诺图法化简逻辑函数
2.5CMOS逻辑门电路
2.5.1NMOS逻辑门
2.5.2CMOS逻辑门
2.6设计实现
2.6.1标准芯片
2.6.2可编程逻辑器件
2.6.3全定制芯片、标准单元和门阵列
2.7习题和思考题
第3章Verilog HDL硬件描述语言
3.1基本概念
3.1.1模块
3.1.2空白和注释
3.1.3关键字
3.1.4标识符
3.2数据类型
3.2.1四值逻辑系统
3.2.2线网和变量
3.2.3有符号和无符号数
3.3层次化设计
3.3.1设计方法学
3.3.2模块实例
3.3.3端口连接规则
3.4门级描述
3.4.1多输入门
3.4.2多输出门
3.4.3三态门
3.4.4门阵列实例
3.5任务和函数
3.5.1任务
3.5.2函数
3.5.3任务和函数的区别
3.5.4设计实例:格雷码计数器
3.6可重用设计
3.6.1宏定义
3.6.2条件编译
3.6.3参数
3.7习题和思考题
第4章组合逻辑电路设计
4.1组合逻辑电路
4.2连续赋值语句
4.3组合逻辑always块
4.4Verilog HDL操作符
4.4.1表达式
4.4.2操作数
4.4.3操作符
4.4.4操作符优先级
4.5if语句
4.5.1基本语法
4.5.2设计实例
4.6case语句
4.6.1基本语法
4.6.2设计实例
4.7决策树
4.7.1full case和parallel case
4.7.2优先结构路由网络
4.7.3并列结构路由网络
4.8组合逻辑电路设计实例
4.8.1有符号加法器
4.8.2移位器
4.8.3三态逻辑
4.8.4浮点数加法器
4.8.5组合逻辑乘法器
4.9设计优化
4.9.1操作符共享
4.9.2布局相关的电路
4.9.3功能共享
4.10组合逻辑电路的设计要点
4.10.1组合逻辑电路设计的常见错误
4.10.2组合逻辑电路设计规则
4.11组合逻辑电路Testbench
4.11.1仿真逻辑的构成
4.11.2组合逻辑电路Testbench实例
4.12习题和思考题
第5章规则时序逻辑电路设计
5.1时序逻辑电路
5.1.1时序逻辑电路结构及工作过程
5.1.2时序逻辑电路的描述
5.2基本存储元件
5.2.1D锁存器
5.2.2D触发器
5.2.3寄存器和寄存器文件
5.3规则时序逻辑电路设计实例
5.3.1计数器
5.3.2移位寄存器
5.3.3线性反馈移位寄存器
5.3.4同步 FIFO
5.4循环语句
5.4.1for循环语句
5.4.2while语句
5.5生成语句
5.5.1循环生成语句
5.5.2条件生成语句
5.5.3case生成语句
5.6时序逻辑电路Testbench
5.7设计陷阱
5.7.1阻塞赋值和非阻塞赋值
5.7.2组合逻辑环
5.7.3异步信号的误用
5.7.4门控时钟的误用
5.7.5导出时钟的使用
5.8习题和思考题
第6章有限状态机设计原理
6.1有限状态机
6.1.1米利状态机和摩尔状态机
6.1.2边沿检测电路
6.1.3米利状态机和摩尔状态机的比较
6.2状态转换图和算法状态机图
6.2.1状态转换图
6.2.2算法状态机图
6.3有限状态机的时序
6.4状态赋值
6.4.1未用状态的处理
6.4.2状态赋值对电路的影响
6.4.3超前输出电路
6.5有限状态机的实现
6.5.1代码风格
6.5.2Verilog HDL状态赋值
6.5.3两段式always块
6.5.4多段式always块
6.5.5一段式always块
6.6设计实例
6.6.1序列检测器
6.6.2键盘扫描电路
6.6.3仲裁电路
6.6.4BCD码余3码转换电路
6.7习题和思考题
第7章有限状态机设计实践
7.1轨道车控制器
7.1.1问题描述
7.1.2轨道车运行方向输出信号
7.1.3开关位置输出信号
7.1.4传感器输入信号
7.1.5设计实现
7.2飞机起落架控制器
7.2.1问题描述
7.2.2设计实现
7.3存储器控制器
7.3.1SRAM读写时序
7.3.2SRAM控制器数据通道
7.3.3SRAM控制器控制通道
7.4通用异步收发器UART
7.4.1接收模块
7.4.2发送模块
7.5习题和思考题
第8章时序分析基础
8.1组合逻辑电路的传播延迟
8.1.1组合逻辑电路传播延迟的定义
8.1.2传播延迟产生的后果
8.1.3传播延迟的计算
8.2时序逻辑电路的传播延迟
8.2.1引脚到引脚延迟路径
8.2.2输入到寄存器数据输入延迟路径
8.2.3时钟到输出延迟路径
8.2.4寄存器到寄存器延迟路径
8.2.5时序逻辑电路的最高工作频率
8.2.6建立时间和保持时间的调整
8.3提高电路的最高工作频率
8.4调整电路的建立时间和保持时间
8.5同步电路的时序分析方法
8.5.1建立时间和最高工作频率
8.5.2保持时间
8.5.3输出相关的时序参数
8.5.4输入相关的时序参数
8.6带有时钟偏斜情况的时序分析
8.6.1时钟偏斜对同步设计的影响
8.6.2时钟偏斜对于建立时间和最高时钟频率的影响
8.6.3时钟偏斜对保持时间约束的影响
8.7习题和思考题
第9章数据通道设计原理
9.1数据通道
9.2寄存器传输级设计
9.2.1算法
9.2.2数据流模型
9.2.3寄存器传输级设计
9.3FSMD设计原理
9.3.1寄存器传输操作
9.3.2数据通道
9.3.3控制通道
9.4FSMD设计
9.4.1ASMD图
9.
內容試閱
前言
近年来,硬件描述语言(Hardware Description Language)逐渐取代传统的设计方法,成为数字电路设计的主流方法。本书坚持“用语言、讲设计、重实践”的建设思路,打破传统教材以介绍硬件描述语言语法或者软件使用为重点的传统,以数字电路结构为主线安排教学内容,通过大量完整、规范的设计实例介绍基于Verilog HDL的寄存器传输级(Register Transfer Level,RTL)数字电路设计的基本概念和实现方法。
《Verilog HDL数字系统设计原理与实践》从Verilog HDL基础语法讲起,由浅入深,系统地介绍组合逻辑电路设计、规则时序逻辑电路、有限状态机、有限状态机+数据通道、静态时序分析和跨时钟域设计的基本概念和实现方法;讨论了数字电路结构与面积、速度关系和优化方法及Verilog HDL实现方式,内容涵盖数字电路(前端)设计的全部内容。书中对于数字电路基本原理和设计方法的描述,全部是通过难易程度不同的设计实例演示,大部分设计实例通过简单扩展可以直接应用于具体设计,具有很好的参考价值。《Verilog HDL数字系统设计原理与实践》可以作为电子科学与技术、集成电路设计相关专业本科、研究生数字集成电路前端设计基础教材使用,也可作为电子信息、电气工程和自动化相关专业教授FPGA应用设计课程教材使用。对于有经验的数字电路设计工程师也会有一定的参考价值。
书中全部设计实例在Quartus II 130和ModelSim 102软件环境下编译通过,授课教师在教学过程中可酌情考虑取舍。建议授课学时:48学时;实验学时:16学时。授课教师可以通过wjmfuzzy@126com邮箱,申请本教材配套的CAI课件、习题答案、实验指导书及实验源代码。由于综合软件限制,本书元器件符号采用ANSIIEEE标准,与国际符号的对照表见附录B。
研究生兰风宇、崔新莹和姚博文校对了部分书稿和代码,李晓和李喆绘制了部分插图,在此表示真诚的感谢。感谢机械工业出版社时静编辑在《Verilog HDL数字系统设计原理与实践》出版过程中给予的无私帮助。
由于时间仓促,书中难免存在不妥之处,请读者原谅,并提出宝贵意见。
作者

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 香港用户  | 台灣用户 | 海外用户
megBook.com.tw
Copyright (C) 2013 - 2024 (香港)大書城有限公司 All Rights Reserved.