登入帳戶  | 訂單查詢  | 購物車/收銀台( 0 ) | 在線留言板  | 付款方式  | 聯絡我們  | 運費計算  | 幫助中心 |  加入書簽
會員登入 新註冊 | 新用戶登記
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2023年度TOP分類閱讀雜誌 香港/國際用戶
最新/最熱/最齊全的簡體書網 品種:超過100萬種書,正品正价,放心網購,悭钱省心 送貨:速遞 / EMS,時效:出貨後2-3日

2024年03月出版新書

2024年02月出版新書

2024年01月出版新書

2023年12月出版新書

2023年11月出版新書

2023年10月出版新書

2023年09月出版新書

2023年08月出版新書

2023年07月出版新書

2023年06月出版新書

2023年05月出版新書

2023年04月出版新書

2023年03月出版新書

2023年02月出版新書

『簡體書』Xilinx ZYNQ-7000 AP SoC开发实战指南

書城自編碼: 2686929
分類: 簡體書→大陸圖書→計算機/網絡程序設計
作者: 符晓,张国斌,朱洪顺 编著
國際書號(ISBN): 9787302414919
出版社: 清华大学出版社
出版日期: 2016-01-01

頁數/字數: 292页
書度/開本: 16开 釘裝: 平装

售價:NT$ 368

我要買

share:

** 我創建的書架 **
未登入.



新書推薦:
考古四记:田野中的历史人生
《 考古四记:田野中的历史人生 》

售價:NT$ 493.0
大洗牌
《 大洗牌 》

售價:NT$ 437.0
亚洲经济发展与模式分析
《 亚洲经济发展与模式分析 》

售價:NT$ 498.0
零基础制作栩栩如生的立体纸艺花
《 零基础制作栩栩如生的立体纸艺花 》

售價:NT$ 274.0
第三帝国图文史(修订版):纳粹德国浮沉实录(彩色精装典藏版)
《 第三帝国图文史(修订版):纳粹德国浮沉实录(彩色精装典藏版) 》

售價:NT$ 941.0
四大会计师事务所:历史秘辛与未来挑战
《 四大会计师事务所:历史秘辛与未来挑战 》

售價:NT$ 386.0
中国社会经济史
《 中国社会经济史 》

售價:NT$ 498.0
犯罪心理X档案:法医精神科医生真实办案手记(第一季)法医精神科医师心理解剖手记
《 犯罪心理X档案:法医精神科医生真实办案手记(第一季)法医精神科医师心理解剖手记 》

售價:NT$ 269.0

建議一齊購買:

+

NT$ 1160
《 Xilinx FPGA高速串行传输技术与应用 》
+

NT$ 579
《 基于FPGA的数字信号处理(第2版) 》
+

NT$ 398
《 FPGA项目开发实战讲解 》
+

NT$ 291
《 Xilinx FPGA应用开发 高等院校电类专业应用型规划教材——微电子技术专业 》
+

NT$ 656
《 Xilinx FPGA权威设计指南——Vivado 2014集成开发环境 》
+

NT$ 531
《 Xilinx Zynq SoC与嵌入式Linux设计实战指南——兼容ARM Cortex-A9的设计方法(EDA工程 》
編輯推薦:
Xilinx ZYNQ-7000 All ProgrammableAP SoC系列器件将处理器的软件可编程能力与FPGA的硬件可编程能力完美结合,通过硬件、软件和IO可编程性实现了扩展式系统级差异、集成和灵活性,并以其低功耗和低成本等系统优势实现无与伦比的系统性能,同时可以加速产品上市进程。与基于传统SoC的处理解决方案不同,ZYNQ-7000器件的灵活可编程逻辑能实现优化与差异化功能,使设计人员可以根据大部分应用的要求添加外设和加速器。
本书基于Xilinx公司的ZYNQ-7000
AP SoC,介绍了其体系结构与开发思想,并使用多个实例讲述了其开发方法与流程。

l 本书中所有实例的相关源代码都可在清华大学出版社网站下载。
在开发过程中如果有疑问,欢迎到电子创新网的赛灵思社区交流,作者将不定期在此网站发布勘误表、问题解答等。
內容簡介:
符晓、张国斌、朱洪顺编*的《Xilinx ZYNQ- 7000AP SoC开发实战指南》基于Xilinx公司的 ZYNQ-7000 AP SoC,介绍了其体系结构与开发思想,并使用多个实例讲述了其开发方法与流程。全书共9 章。书中讲述了ZYNQ-7000 AP SoC家族的特点、体系与结构以及软件开发的独特之处;以Vivado开发套件为基础,讲述了ZYNQ-7000 AP SoC的软硬件开发流程;为了方便使用ISEPlanAhead软件的读者入手,还简要描述了使用它们开发ZYNQ-7000 AP SoC嵌入式软件的方法,但本书仍以Vivado套件为主要工具进行开发讲解;给出了常用外设的使用示例,包括MIOEMIO 接口、通用IO、中断控制器、定时器系统等,还给出了XADC模块的使用示例;围绕Vivado以IP为中心的设计思想,用实例讲解了如何设计用户自定义IP核;使用System Generator for DSP在 MatlabSimulink环境下建模,介绍了基于模型的 DSP算法设计,并通过多个实例讲解了其设计思想和设计流程;使用Vivado HLS软件,通过多个实例讲述了高层次综合的设计思想和设计流程。
本书可作为电子通信、软件工程、自动控制、智能仪器和物联网相关专业高年级本科生或研究生学习嵌入式操作系统及其应用技术的教材,也可作为嵌入式系统开发和研究人员的参考用书。
目錄
第1章 不只是芯片,更是完整的平台产品
1.1 FPGA的这三十年
1.2 FPGA的芯片结构
1.3 传统的FPGA开发基本流程
1.4 Xilinx FPGA家族介绍
1.5 Xilinx开发工具与设计平台
1.5.1 ISE与Vivado、Vivado HLS简介
1.5.2 System Generator简介
1.6 为什么使用ZYNQ
1.6.1 ZYNQ家族的优势
1.6.2 ZYNQ家族的主要应用
1.6.3 现有的ZYNQ家族器件
1.6.4 ZYNQ家族的特性
1.7 UltraFast设计方法
第2章 ZYNQ的体系、结构与开发思想
2.1 应用处理器单元
2.1.1 APU的基本功能
2.1.2 APU的系统级视图
2.2 信号、接口与引脚
2.2.1 电源引脚
2.2.2 PS IO引脚
2.2.3 PS-PL电平移位使能
2.2.4 PS-PL MIO-EMIO信号与接口
2.3 时钟
2.3.1 时钟系统
2.3.2 CPU时钟
2.4 复位
2.4.1 复位后的启动流程
2.4.2 复位资源
2.5 JTAG调试与测试
2.6 启动与配置
2.6.1 PS的启动过程
2.6.2 PL的启动过程
2.7 系统互联结构
2.8 可编程逻辑PL
2.8.1 PL的组件
2.8.2 输入输出
2.8.3 PL的配置
2.9 ZYNQ开发思想
2.9.1 ZYNQ-7000软件开发的特点
2.9.2 ZYNQ-7000 SoC软件与应用的开发流程
2.9.3 设备的驱动架构
2.9.4 裸机程序开发流程
2.9.5 Linux程序开发
2.10 设计基于PL的算法加速器
2.10.1 用PL为PS卸载
2.10.2 PL与存储系统的性能
2.10.3 选择PL接口
第3章 ZYNQ-7000 AP SoC设计与开发流程
3.1 ZYNQ-7000 AP SoC开发流程简介
3.2 基于Vivado+SDK的设计与开发
3.2.1 使用Vivado构建硬件平台
3.2.2 使用SDK完成软件开发
3.2.3 启动镜像文件的生成与下载
3.3 基于PlanAhead+SDK的设计与开发
第4章 ARM Cortex-A9外围设备应用实例
4.1 MIOEMIO接口
4.1.1 MIOEMIO接口功能概述
4.1.2 应用实例
4.2 通用IO模块GPIO
4.2.1 GPIO简介
4.2.2 功能详述
4.2.3 编程指南
4.2.4 应用实例
4.3 中断控制器GIC
4.3.1 GIC简介
4.3.2 中断源分类
4.3.3 中断优先级仲裁
4.3.4 相关寄存器
4.3.5 应用实例
4.4 定时器系统
4.4.1 定时器系统简介
4.4.2 私有定时器、私有看门狗
4.4.3 全局定时器
4.4.4 系统看门狗
4.4.5 TTC单元
4.4.6 编程指南
4.4.7 相关寄存器
4.4.8 应用实例
第5章 XADC模块应用实例
5.1 简介
5.2 功能详述
5.2.1 XADC模块相关引脚
5.2.2 模拟量输入类型及量化关系
5.2.3 电压、温度的记录与报警
5.2.4 自动校正功能
5.3 XADC工作模式
5.3.1 单通道模式
5.3.2 自动序列模式
5.3.3 外部多路复用器模式
5.4 控制接口
5.4.1 DPRJTAG-TAP接口
5.4.2 常用接口单元
5.5 相关寄存器
5.5.1 状态寄存器
5.5.2 控制寄存器
5.6 应用实例
5.6.1 基于Vivado的XADC模块硬件配置
5.6.2 基于SDK的软件开发
第6章 用户IP核的定制
6.1 基于Vivado的用户IP核封装与例化
6.1.1 用户IP核的建立
6.1.2 用户IP核逻辑功能的设计与封装
6.1.3 用户IP核的例化
6.2 基于SDK的编程指导
第7章 基于模型的DSP设计
7.1 System Generator的安装、系统要求与配置
7.2 Simulink的基本使用方法
7.3 创建基于System Generator的简单设计
7.4 定点数据类型的处理
7.5 系统控制与状态机
7.6 多速率与串并转换
7.7 使用存储单元
7.8 在Vivado IDE中使用System Generator模型
7.9 把CC++程序导入System Generator模型
7.10 把System Generator模型封装为自定义IP
7.11 对System Generator中生成的AXI4-Lite接口的模型进行验证
第8章 Vivado高层次综合
8.1 Vivado HLS的基本开发方法
8.2 Vivado HLS中的数据类型
8.2.1 任意精度整数类型
8.2.2 Vivado HLS支持的数学函数类型
8.3 Vivado HLS中的接口综合
8.3.1 模块级别的IO协议
8.3.2 端口类型的处理
8.3.3 如何把数组实现为RTL接口
8.3.4 如何把数组实现为AXI4的相关接口
8.4 在Vivado IPI中使用HLS生成的IP
8.5 把使用HLS生成的IP用作PS的外设
第9章 MicroZed开发板的介绍
9.1 MicroZed基本介绍
9.2 下载程序与测试
9.3 测试更多的DDR内存空间
9.4 在MicroZed上运行开源Linux
9.4.1 在Linux中控制GPIO
9.4.2 在Linux中进行以太网通信
9.4.3 测试PS与USB的通信
9.4.4 由PS向PL提供时钟信号
参考文献

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 香港用户  | 台灣用户 | 海外用户
megBook.com.tw
Copyright (C) 2013 - 2024 (香港)大書城有限公司 All Rights Reserved.